# 组成原理课程第五次实验报告

## 实验名称:存储器与单周期 CPU

学号: 2212266 姓名: 张恒硕 班次: 0416

#### 一、实验目的

- 1. 了解只读存储器 ROM 和随机存取存储器 RAM 的原理,理解 ROM 读取数据及 RAM 读取、写入数据的过程,理解计算机中存储器地址编址和数据索引方法,理解同步 RAM 和异步 RAM 的区别。
- 2. 掌握调用 xilinx 库 IP 实例化 RAM 的设计方法。
- 3. 理解 MIPS 指令结构、MIPS 指令集中常用指令的功能和编码,学会对这些指令进行归纳分类,了解熟悉 MIPS 体系的处理器结构,如延迟槽,哈佛结构的概念。
- 4. 熟悉并掌握单周期 CPU 的原理和设计。
- 5. 进一步加强运用 verilog 语言进行电路设计的能力。

#### 二、实验内容说明

#### (一) 存储器

- 1. 学习存储器的设计及原理,如 ROM 读地址索引读取数据过程及时序、RAM 读写时序、同步和异步区别等。学习计算机中内存地址编址和数据索引方法。学习 ISE 工具中调用库 IP 的方法。
- 2. 设计实验方案, 画出结构框图, 标出输入输出端口, 确定存储器宽度、深度和写使能位数。
- 3. 调用 xilinx 库 IP 实例化一块同步 RAM,设置两个端口,一个用来正常读写,另一个作为调试端口,只使用读功能用于观察存储器内部数据。仿真得到正确的波形图。
- 4. 将以上设计作为一个单独的模块,设计一个外围模块去调用之。外围模块中需调用封装好的 LCD 触摸屏模块,显示 RAM 的正常端口的地址、待写入的数据和读出的数据,显示调试端口的地址和读出的数据。并且需要利用触摸功能输入正常端口的地址和写数据,以及调试端口的地址。
- 5. 将编写的代码进行综合布局布线,并下载到实验箱中的 FPGA 板子上进行演示。
- (二) 单周期 CPU 的复现与修改
- 1. 学习 MIPS 指令集,深入理解常用指令的功能和编码,并进行归纳,确定处理器各部件的控制码,比如使用何种 ALU 运算,是否写寄存器堆等。
- 2. 确定要实现的 MIPS 指令 (一条 load 指令、一条 store 指令、10 条基础运算指令、一条 跳转指令)。对这些指令进行分析,如下表:

|   | 14111 4 > |           | 3 C 13 7/17 7/17 |    |    |   |   |                         |
|---|-----------|-----------|------------------|----|----|---|---|-------------------------|
| 指 | 指令        | 汇编指       | 指令码              | 源  | 源  | 源 | 目 | 功能描述                    |
| 令 | 名称        | 令         |                  | 操  | 操  | 操 | 的 |                         |
| 类 |           |           |                  | 作  | 作  | 作 | 寄 |                         |
| 型 |           |           |                  | 数  | 数  | 数 | 存 |                         |
|   |           |           |                  | 1  | 2  | 3 | 器 |                         |
|   |           |           |                  |    |    |   |   |                         |
| R | 无符        | Addu      | 000000           | [r | [r |   | r | GPR[rd]=GPR[rs]+GPR[rt] |
| 型 | 号加        | rd, rs, r | rs rt rd 00000   | s] | t] |   | d |                         |
| 指 | 法         | t         | 100001           |    |    |   |   |                         |
| 令 | 无符        | suburd,   | 000000 rs rt r   | [r | [r |   | r | GPR[rd]=GPR[rs]-GPR[rt] |
|   | 号减        | rs, rt    | d   00           | s] | t] |   | d |                         |
|   | 法         |           | 000   100011     |    |    |   |   |                         |

|   | + <i>bb</i> | 1.        | 000000                       | Г  | Гг                         |   | CDD[ 1] ( : (CDD[ 1) /   |
|---|-------------|-----------|------------------------------|----|----------------------------|---|--------------------------|
|   | 有符          | slt       | 000000 rs rt r               | [r | [r                         | r | GPR[rd]=(sign(GPR[rs]) < |
|   | 号比          | rd, rs, r | d   00                       | s] | t]                         | d | sign(GPR[rt]))           |
|   | 较,小         | t         | 000   101010                 |    |                            |   |                          |
|   | 于置          |           |                              |    |                            |   |                          |
|   | 位           |           |                              |    |                            |   |                          |
|   | 按位          | andrd, r  | 000000 rs rt r               | [r | [r                         | r | GPR[rd]=GPR[rs]&GPR[rt]  |
|   | 与           | s, rt     | d   00                       | s] | t]                         | d |                          |
|   |             |           | 000   100100                 |    |                            |   |                          |
|   | 按位          | nor       | 000000 rs rt r               | [r | [r                         | r | GPR[rd]=~(GPR[rs] GPR[r  |
|   | 或非          | rd, rs, r | d   00                       | s] | t]                         | d | t])                      |
|   |             | t         | 000   100111                 |    |                            |   |                          |
|   | 按位          | or        | 000000   rs   rt   r         | [r | [r                         | r | GPR[rd]=GPR[rs] GPR[rt]  |
|   | 或           | rd, rs, r | d   00                       | s] | t]                         | d |                          |
|   | -74         | t         | 000   100101                 |    |                            |   |                          |
|   |             | xor       | 000000   rs   rt   r         | [r | [r                         | r | GPR[rd]=GPR[rs]^GPR[rt]  |
|   | 异或          | rd, rs, r | d 00                         | s] | t]                         | d | orkiral orkiral orkirt]  |
|   | 开以          | t t       | 000   100110                 | اد | "                          | u |                          |
|   | 逻辑          | sllrd,r   | 0000100110<br>000000 00000 r |    | [r                         | r | GPR[rd]=zero(GPR[rt])<<  |
|   |             |           |                              |    | _                          |   |                          |
|   | 左移          | t, shf    | t r                          |    | [ t]                       | d | shf                      |
|   | )III # I    | 1 1       | d shf 000000                 |    | <br> -                     |   | (ADD [ 1] (ADD [ .])))   |
|   | 逻辑          | srlrd, r  | 000000 00000 r               |    | [r                         | r | GPR[rd]=zero(GPR[rt])>>  |
|   | 右移          | t, shf    | tr                           |    | t]                         | d | shf                      |
|   |             |           | d shf 000010                 | _  |                            |   |                          |
| I | 立即          | addiu     | 001001                       | [r | si                         | r | GPR[rt]=GPR              |
| 型 | 数无          | rt, rs, i | rs rt imm                    | s] | gn                         | t | [rs]+sign_ext(imm)       |
| 指 | 符号          | mm        |                              |    | _e                         |   |                          |
| 令 | 加法          |           |                              |    | хt                         |   |                          |
|   |             |           |                              |    | (i                         |   |                          |
|   |             |           |                              |    | mm                         |   |                          |
|   |             |           |                              |    | )                          |   |                          |
|   | 判断          | beqrs, r  | 000100 rs rt o               | [r | [r                         |   | ifGPR[rs]=GPR[rt]thenPC  |
|   | 相等          | t, offse  | ffset                        | s] | t]                         |   | =PC+sign_ext(offset)<<2  |
|   | 跳转          | t         |                              |    |                            |   |                          |
|   | 判断          | bners,r   | 000101 rs rt o               | [r | [r                         |   | ifGPR[rs]≠GPR[rt]thenP   |
|   | 不等          | t, offse  | ffset                        | s] | t]                         |   | C=PC+sign ext(offset)<<  |
|   | 跳转          | t         |                              | _  | -                          |   | 2                        |
|   | 从内          | lwrt, of  | 100011 b rt of               | Гb | si                         | r | GPR[rt]=Mem[GPR[base]+s  |
|   | 存装          | fset (ba  | fset                         | ]  | gn                         | t | ign ext(offset)]         |
|   | 载字          | se)       |                              |    | _e                         |   |                          |
|   | 771 ]       |           |                              |    | $\int_{-\infty}^{-\infty}$ |   |                          |
|   |             |           |                              |    | (o                         |   |                          |
|   |             |           |                              |    | ff                         |   |                          |
|   |             |           |                              |    |                            |   |                          |
|   |             |           |                              |    | se                         |   |                          |
|   |             |           |                              |    | (t)                        |   |                          |

|          | 向内 | swrt, of | 101011 b rt of     | Гь | si  | Γ   |   | Mem[GPR[base]+sign ext(  |
|----------|----|----------|--------------------|----|-----|-----|---|--------------------------|
|          |    |          |                    | _  |     |     |   |                          |
|          | 存存 | fset (ba | fset               | ]  | gn  | r   |   | offset)]=GPR[rt]         |
|          | 储字 | se)      |                    |    | _e  | l t |   |                          |
|          |    |          |                    |    | хt  | ]   |   |                          |
|          |    |          |                    |    | (o  |     |   |                          |
|          |    |          |                    |    | ff  |     |   |                          |
|          |    |          |                    |    | se  |     |   |                          |
|          |    |          |                    |    | t)  |     |   |                          |
|          | 立即 | luirt, i | 001111   00000   r |    | {i  |     | r | GPR[rt]={imm, 16' d0}    |
|          | 数装 | mm       | t i                |    | mm  |     | t |                          |
|          | 载高 |          | mm                 |    | ,   |     |   |                          |
|          | 位  |          |                    |    | 16  |     |   |                          |
|          |    |          |                    |    | ' d |     |   |                          |
|          |    |          |                    |    | 0}  |     |   |                          |
| J        | 直接 | jtarget  | 000010 target      | PC | ta  |     |   | 跳转,                      |
| 型        | 跳转 |          |                    |    | rg  |     |   | PC={PC[31:28], target, 2 |
| 指        |    |          |                    |    | et  |     |   | ' b00}                   |
| <b>*</b> |    |          |                    |    |     |     |   |                          |

ps: GPR表示通用寄存器, [rs]表示寄存器 rs 里存储的值, PC表示程序计数器; imm 为 16 位立即数, sign ext(imm)表示对其进行符号扩展; target 为 26 位立即数。

#### 3. 设计实验方案, 画出结构框图。

单周期 CPU 的一条指令的所有操作在一个时钟周期内执行完:根据 PC 值从指令 ROM 中读出相应的指令,将指令译码后从寄存器堆中读出需要的操作数,送往 ALU 模块,ALU 模块运算得到结果。

store 指令: ALU 运算结果为数据存储地址,向数据 RAM 发出写请求,在下一个时钟上升沿真正写入到数据存储器;

load 指令: ALU 运算结果为数据存储地址,根据该值从 RAM 中读出数据,送往寄存器堆,根据目的寄存器发出写请求,在下一个时钟上升沿真正写入到寄存器堆中;

写寄存器堆的操作:直接将 ALU 运算结果送往寄存器堆,根据目的寄存器发出写请求,在下一个时钟上升沿真正写入到寄存器堆中;

分支跳转指令:将结果写入pc 寄存器中。

- 4. 使用 verilog 编写相应代码。
- 5. 依据实现的指令,编写汇编程序,内嵌到自行搭建的异步指令 ROM,进行验证。如下表:

表 7.5 单周期 CPU 测试所用汇编程序详述

| 指令  | 汇编指令             | 结果描述                         |          | 机器指令的机器码                                |
|-----|------------------|------------------------------|----------|-----------------------------------------|
| 地址  | 1下3回1日 人         | 21.7.11.00                   | 16 进制    | 二进制                                     |
| 00H | addiu \$1,\$0,#1 | [\$1] = 0000_0001H           | 24010001 | 0010_0100_0000_0001_0000_0000_0000_0001 |
| 04H | sl1 \$2,\$1,#4   | [\$2] = 0000_0010H           | 00011100 | 0000_0000_0000_0001_0001_0001_0000_0000 |
| 08H | addu \$3,\$2,\$1 | [\$3] = 0000_0011H           | 00411821 | 0000_0000_0100_0001_0001_1000_0010_0001 |
| 0CH | srl \$4,\$2,#2   | [\$4] = 0000_0004H           | 00022082 | 0000_0000_0000_0010_0010_0000_1000_0010 |
| 10H | subu \$5,\$3,\$4 | [\$5] = 0000_000DH           | 00642823 | 0000_0000_0110_0100_0010_1000_0010_0011 |
| 14H | sw \$5,#19(\$1)  | Mem[0000_0014H] = 0000_000DH | AC250013 | 1010_1100_0010_0101_0000_0000_0001_0011 |
| 18H | nor \$6,\$5,\$2  | [\$6] = FFFF_FFE2H           | 00A23027 | 0000_0000_1010_0010_0011_0000_0010_0111 |
| 1CH | or \$7,\$6,\$3   | [\$7] = FFFF_FFF3H           | 00C33825 | 0000_0000_1100_0011_0011_1000_0010_0101 |
| 20H | xor \$8,\$7,\$6  | [\$8] = 0000_0011H           | 00E64026 | 0000_0000_1110_0110_0100_0000_0010_0110 |
| 24H | sw \$8,#28(\$0)  | Mem[0000_001CH] = 0000_0011H | AC08001C | 1010_1100_0000_1000_0000_0000_0001_1100 |
| 28H | slt \$9,\$6,\$7  | [\$9] = 0000_0001H           | 00C7482A | 0000_0000_1100_0111_0100_1000_0010_1010 |
| 2CH | beq \$9,\$1,#2   | 跳转到指令 34H                    | 11210002 | 0001_0001_0010_0001_0000_0000_0000_0010 |
| 30H | addiu \$1,\$0,#4 | 不执行                          | 24010004 | 0010_0100_0000_0001_0000_0000_0000_0100 |
| 34H | lw \$10,#19(\$1) | [\$10] = 0000_000DH          | 8C2A0013 | 1000_1100_0010_1010_0000_0000_0001_0011 |
| 38H | bne \$10,\$5,#3  | 不跳转                          | 15450003 | 0001_0101_0100_0101_0000_0000_0000_0011 |
| 3CH | and \$11,\$2,\$1 | [\$11] = 0000_0000H          | 00415824 | 0000_0000_0100_0001_0101_1000_0010_0100 |
| 40H | sw \$11,#28(\$0) | Men[0000_001CH] = 0000_0000H | AC0B001C | 1010_1100_0000_1011_0000_0000_0001_1100 |
| 44H | sw \$4,#16(\$0)  | Mem[0000_0010H] = 0000_0004H | AC040010 | 1010_1100_0000_0100_0000_0000_0001_0000 |
| 48H | lui \$12,#12     | [\$12] = 000C_0000H          | 3C0C000C | 0011_1100_0000_1100_0000_0000_0000_1100 |
| 4CH | ј 00Н            | 跳转指令 00H                     | 08000000 | 0000_1000_0000_0000_0000_0000_0000_0000 |

- 6. 仿真编写的代码,得到正确的波形图。
- 7. 将以上设计作为一个单独的模块,设计一个外围模块去调用之。外围模块中需调用封装好的 LCD 触摸屏模块,观察单周期 CPU 的内部状态,比如 32 个寄存器的值、PC 的值等。并利用触摸功能输入特定数据 RAM 地址,从该 RAM 的调试端口读出数据显示在屏上,以达到实时观察数据存储器内部数据变化的效果。通过这些手段,可以在板上充分验证 CPU 的正确性。
- 8. 将编写的代码进行综合布局布线,并下载到实验箱中的 FPGA 板子上进行演示。
- 9. 修改代码,添加指令并实现 if-else 判断。
- 三、实验原理图
- (一) 存储器



以下依次给出同步 RAM 和同步 ROM 的顶层模块框图:



### (二) 单周期 CPU





### LW

din well

inst well

ins



图 7.4 单周期 CPU 参考设计的顶层模块框图

以下给出修改增加指令的部分:

基于R型指令的编码方式:

$$000000|\underbrace{rs}_{5bits,op2}|\underbrace{rt}_{5bits,op1}|\underbrace{rd}_{5bits,result}|00000|XXXXXX$$

其中 rs, rt. rd 对应汇编指令中的顺序是反向的, 汇编中顺序为 result, op2, op1

令

- 1. 同或 funct == 6'b101100;
- 2. **与非** funct == 6'b101101;

均取6号和7号寄存器中的值分别为 rs , rt , 30号寄存器存储与非结果 rd , 31号寄存器存储同或结果 rd 编码为

1. 同或:

2. 与非:

# 000000|00111|00110|11110|00000|101101 即十六进制00E6F02D

| 指 | 指令 | 汇编指       | 指令码            | 源  | 源  | 目 | 功能描述                  |
|---|----|-----------|----------------|----|----|---|-----------------------|
| 令 | 名称 | <b>\$</b> |                | 操  | 操  | 的 |                       |
| 类 |    |           |                | 作  | 作  | 寄 |                       |
| 型 |    |           |                | 数  | 数  | 存 |                       |
|   |    |           |                | 1  | 2  | 器 |                       |
|   |    |           |                |    |    |   |                       |
| R | 按位 | Xnor      | 000000 rs rt r | [r | [r | r | GPR[rd] = ~(GPR[rs] ^ |

| 型         | 同或 | rd, rs, r | d   00         | s] | t] | d | GPR[rt])              |
|-----------|----|-----------|----------------|----|----|---|-----------------------|
| 指         |    | t         | 000   101100   |    |    |   |                       |
| <b>\$</b> | 按位 | nand      | 000000 rs rt r | [r | [r | r | GPR[rd] = ~(GPR[rs] & |
|           | 与非 | rd,rs,r   | d   00         | s] | t] | d | GPR[rt])              |
|           |    | t         | 000   101101   |    |    |   |                       |

#### 四、实验步骤

#### (一) 存储器

以下给出了 ROM 的代码。

```
module inst rom(
                [4:0] addr, // 指令地址
       output reg [31:0] inst
                                   // 指令
       );
       wire [31:0] inst_rom[21:0]; // 指令存储器,字节地址
7' b000_0000<sup>~</sup>7' b111_1111
       //----- 指令编码 ------|指令地址|--- 汇编指令 -----|- 指令结
       assign inst rom[0] = 32'h24010001; // 00H: addiu $1,$0,#1
                                                                  $1 =
0000 0001H
       assign inst_rom[ 1] = 32'h00011100; // 04H: s11
                                                       $2,$1,#4
                                                                  $2 =
0000 0010H
       assign inst_rom[ 2] = 32'h00411821; // 08H: addu $3 ,$2,$1
                                                                  $3 =
0000 0011H
       assign inst_rom[ 3] = 32'h00022082; // OCH: srl
                                                                  $4 =
                                                       $4,$2,#2
0000 0004H
       assign inst_rom[ 4] = 32'h00642823; // 10H: subu $5 ,$3,$4
                                                                  $5 =
0000 000DH
       assign inst_rom[ 5] = 32'hAC250013; // 14H: sw
                                                       $5,#19($1)
Mem[0000_0014H] = 0000_000DH
       assign inst_rom[ 6] = 32'h00A23027; // 18H: nor
                                                       $6,$5,$2
                                                                  | $6 =
FFFF FFE2H
       assign inst rom[ 7] = 32'h00C33825; // 1CH: or
                                                       $7,$6,$3
                                                                  | $7 =
FFFF FFF3H
       assign inst_rom[ 8] = 32'h00E64026; // 20H: xor
                                                       $8,$7,$6
                                                                  | $8 =
0000 0011H
       assign inst_rom[ 9] = 32'hAC08001C; // 24H: sw
                                                       $8, #28($0)
Mem[0000 001CH] = 0000 0011H
       assign inst_rom[10] = 32'h00C7482A; // 28H: slt
                                                       $9,$6,$7
                                                                  $9 =
0000 0001H
       assign inst_rom[11] = 32'h11210002; // 2CH: beq
                                                      $9,$1,#2
                                                                  |跳转到指
令 34H
       assign inst rom[12] = 32'h24010004; // 30H: addiu $1 ,$0,#4
                                                                  | 不执行
       assign inst_rom[13] = 32'h8C2A0013; // 34H: 1w
                                                       $10, #19 ($1) | $10 =
0000 000DH
```

```
assign inst rom[14] = 32'h15450003; // 38H: bne
                                                                     一不跳转
                                                         $10, $5, #3
       assign inst_rom[15] = 32'h00415824; // 3CH: and
                                                         $11, $2, $1
                                                                     $11 =
0000 0000H
       assign inst rom[16] = 32'hACOBOO1C; // 40H: sw
                                                         $11, #28 ($0)
Men[0000 \ 001CH] = 0000 \ 0000H
       assign inst_rom[17] = 32'hACO40010; // 44H: sw
                                                         $4,#16($0)
Mem[0000 \ 0010H] = 0000 \ 0004H
       assign inst_rom[18] = 32'h3C0C000C; // 48H: lui
                                                        $12, #12
                                                                     | [R12] =
000C 0000H
       assign inst_rom[19] = 32'h08000000; // 4CH: j
                                                        00H
                                                                    | 跳转指令
00H
    //添加同或和与非指令
       assign inst_rom[20] = 32'h00E7402E; // 50H: xnor $15,$7,$6
                                                                     $15 =
FFFF FFFEH
       assign inst_rom[21] = 32'h00C7402E; // 54H: nand $15,$7,$6
                                                                    $15 =
FFFF FFFEH
      //读指令,取4字节
       always @(*)
       begin
           case (addr)
               // 原有指令地址不变
               5'd0 : inst \langle = inst rom[0];
               5'd1 : inst <= inst_rom[1];
               5'd2 : inst <= inst rom[2];
               5'd3 : inst <= inst rom[3];
               5'd4 : inst <= inst_rom[4];
               5'd5 : inst <= inst rom[5];
               5'd6 : inst <= inst_rom[6];
               5'd7 : inst <= inst rom[7];
               5'd8 : inst <= inst_rom[8];
               5'd9 : inst <= inst rom[9];
               5'd10 : inst <= inst rom[10];
               5'd11 : inst <= inst_rom[11];
               5'd12 : inst <= inst rom[12];
               5'd13 : inst <= inst_rom[13];
               5'd14 : inst <= inst rom[14];
               5'd15 : inst <= inst rom[15];
               5'd16 : inst <= inst_rom[16];
               5'd17 : inst <= inst_rom[17];
               5'd18 : inst <= inst_rom[18];
               // 添加新指令地址
               5'd20: inst <= inst rom[20]; // 同或指令
               5'd21: inst <= inst_rom[21]; // 与非指令
```

```
default: inst <= 32'd0;
    endcase
    end
endmodule</pre>
```

代码定义了不同的指令 inst 及其地址 addr,并给出了具体的读操作。 以下给出了 RAM 的代码。

```
module data ram(
                            // 时钟
    input
                 clk,
    input [3:0] wen,
                            // 字节写使能
    input [4:0] addr,
                            // 地址
                            // 写数据
    input [31:0] wdata,
    output reg [31:0] rdata,
                                // 读数据
    //调试端口,用于读出数据显示
    input [4:0] test_addr,
    output reg [31:0] test_data
);
   reg [31:0] DM[31:0]; //数据存储器,字节地址7'b000 0000~7'b111 1111
    //写数据
    always @(posedge clk) // 当写控制信号为 1,数据写入内存
    begin
       if (wen[3])
       begin
           DM[addr][31:24] <= wdata[31:24];
       end
    end
    always @(posedge c1k)
    begin
       if (wen[2])
       begin
           DM[addr][23:16] <= wdata[23:16];</pre>
       end
    end
    always @(posedge clk)
    begin
       if (wen[1])
       begin
           DM[addr][15: 8] <= wdata[15: 8];</pre>
       end
    end
    always @(posedge clk)
    begin
       if (wen[0])
```

```
begin
       DM[addr][7:0] \le wdata[7:0];
    end
end
//读数据,取4字节
always @(*)
begin
    case (addr)
       5'd0 : rdata <= DM[0];
       5'd1 : rdata <= DM[1];
       5'd2 : rdata <= DM[2];
       5'd3 : rdata <= DM[3];
       5'd4 : rdata <= DM[4];
       5'd5 : rdata <= DM[5];
       5'd6 : rdata <= DM[6];
       5'd7 : rdata <= DM[7];
       5'd8 : rdata <= DM[8];
       5'd9 : rdata <= DM[9];
       5'd10: rdata <= DM[10];
       5'd11: rdata <= DM[11];
       5'd12: rdata <= DM[12];
       5' d13: rdata <= DM[13];
       5'd14: rdata <= DM[14];
       5'd15: rdata <= DM[15];
       5'd16: rdata <= DM[16];
       5'd17: rdata <= DM[17];
       5'd18: rdata <= DM[18];
       5'd19: rdata <= DM[19];
       5'd20: rdata <= DM[20];
       5'd21: rdata <= DM[21];
       5'd22: rdata <= DM[22];
       5'd23: rdata <= DM[23];
       5'd24: rdata <= DM[24];
       5'd25: rdata <= DM[25];
       5'd26: rdata <= DM[26];
       5'd27: rdata <= DM[27];
       5'd28: rdata <= DM[28];
       5'd29: rdata <= DM[29];
       5'd30: rdata <= DM[30];
       5'd31: rdata <= DM[31];
    endcase
//调试端口,读出特定内存的数据
```

```
always @(*)
        begin
            case (test_addr)
                5'd0 : test data <= DM[0];
                5'd1 : test data \leq DM[1];
                5'd2 : test_data <= DM[2];
                5'd3 : test data <= DM[3];
                5'd4 : test_data <= DM[4];
                5'd5 : test data <= DM[5];
                5'd6 : test_data <= DM[6];
                5'd7 : test data <= DM[7];
                5'd8 : test data <= DM[8];
                5'd9 : test_data <= DM[9];
                5'd10: test data <= DM[10];
                5'd11: test_data <= DM[11];
                5'd12: test data <= DM[12];
                5'd13: test data <= DM[13];
                5'd14: test data <= DM[14];
                5'd15: test_data <= DM[15];
                5'd16: test_data <= DM[16];
                5'd17: test data <= DM[17];
                5'd18: test_data <= DM[18];
                5'd19: test data <= DM[19];
                5'd20: test_data <= DM[20];
                5'd21: test data <= DM[21];
                5'd22: test_data <= DM[22];
                5'd23: test_data <= DM[23];
                5'd24: test data <= DM[24];
                5'd25: test_data <= DM[25];
                5'd26: test data <= DM[26];
                5'd27: test_data <= DM[27];
                5'd28: test data <= DM[28];
                5'd29: test data <= DM[29];
                5'd30: test_data <= DM[30];
                5'd31: test_data <= DM[31];
            endcase
        end
endmodule
```

代码定义了读、写数据 rdata 和 wdata, 地址 addr, 字节写使能 wen 以及时钟 clk。当写控制信号为 1 时,数据写入内存,并可以读取指定地址的数据。

#### (二) 单周期 CPU

以下给出了单周期 CPU 的代码。

#### 改动

注释

```
使用不同颜色标注了出来。
`timescale 1ns / 1ps
single_cycle_cpu.v
`define STARTADDR 32'd0 // 程序起始地址
module single_cycle_cpu(
             // 时钟
    input clk,
    input resetn, // 复位信号, 低电平有效
   //display data
   input [4:0] rf_addr,
    input [31:0] mem addr,
    output [31:0] rf_data,
    output [31:0] mem_data,
    output [31:0] cpu_pc,
    output [31:0] cpu_inst
   );
//-----{取指}begin-----//
    reg [31:0] pc;
    reg [31:0] next_pc;
   wire [31:0] seq pc;
   wire [31:0] jbr_target;
   wire jbr_taken;
   // 下一指令地址: seq_pc=pc+4
    assign seq_pc[31:2]
                       = pc[31:2] + 1'b1;
   assign seq_pc[1:0]
                       = pc[1:0];
   // 新指令: 若指令跳转, 为跳转地址; 否则为下一指令
// assign next_pc = jbr_taken ? jbr_target : seq_pc;
   // 新指令:选择下一条指令地址(if-else逻辑),与上一行等效
    always @*
    begin
       if (jbr_taken) begin
            next_pc = jbr_target; // 跳转指令
       end else begin
            next_pc = seq_pc; // 不跳转,继续顺序执行
       end
    end
                        // PC 程序计数器
    always @ (posedge clk)
    begin
       if (!resetn) begin
            pc <= `STARTADDR; // 复位,取程序起始地址
       end
```

```
else begin
            pc <= next pc; // 不复位, 取新指令
        end
    end
    wire [31:0] inst_addr;
    wire [31:0] inst;
    assign inst_addr = pc; // 指令地址: 指令长度 32 位
                                  // 指令存储器
    inst_rom inst_rom_module(
                  (inst_addr[6:2]), // I, 5,指令地址
        .addr
        .inst
                              ) // O, 32,指令
    );
    assign cpu_pc = pc;
                          //display pc
    assign cpu_inst = inst;
//-----{取指}end-----//
//-----{译码}begin-----//
    wire [5:0] op;
    wire [4:0] rs;
    wire [4:0] rt;
    wire [4:0] rd;
    wire [4:0] sa;
    wire [5:0] funct;
   wire [15:0] imm;
    wire [15:0] offset;
    wire [25:0] target;
                = inst[31:26]; // 操作码
    assign op
    assign rs
               = inst[25:21]; // 源操作数 1
    assign rt
               = inst[20:16]; // 源操作数 2
              = inst[15:11]; // 目标操作数
    assign rd
               = inst[10:6]; // 特殊域,可能存放偏移量
    assign sa
    assign funct = inst[5:0]; // 功能码
    assign imm
                = inst[15:0]; // 立即数
    assign offset = inst[15:0]; // 地址偏移量
    assign target = inst[25:0]; // 目标地址
    wire op_zero; // 操作码全 0
    wire sa_zero; // sa 域全 0
    assign op_zero = \sim(|op);
    assign sa_zero = \sim(|sa);
   // 实现指令列表
    wire inst_ADDU, inst_SUBU, inst_SLT, inst_AND;
```

```
wire inst NOR, inst OR
                         , inst XOR, inst SLL;
    wire inst_SRL, inst_ADDIU, inst_BEQ, inst_BNE;
    wire inst_LW , inst_SW
                           , inst_LUI, inst_J;
    wire inst XNOR, inst NAND; // 新增同或和与非指令
                                         & (funct == 6'b100001);// 无符号加法
    assign inst_ADDU = op_zero & sa_zero
                                         & (funct == 6'b100011);// 无符号减法
    assign inst SUBU = op zero & sa zero
                                        & (funct == 6'b101010);// 小于则置位
    assign inst_SLT
                   = op_zero & sa_zero
    assign inst AND
                    = op_zero & sa_zero
                                         & (funct == 6'b100100);// 逻辑与运算
    assign inst_NOR
                    = op_zero & sa_zero
                                         & (funct == 6'b100111);// 逻辑或非运算
    assign inst OR
                    = op zero & sa zero
                                         & (funct == 6'b100101);// 逻辑或运算
                                         & (funct == 6'b100110);// 逻辑异或运算
                    = op zero & sa zero
    assign inst XOR
    assign inst_SLL
                   = op_zero & (rs==5'd0) & (funct == 6'b000000);// 逻辑左移
                   = op zero & (rs==5'd0) & (funct == 6'b000010);// 逻辑右移
    assign inst SRL
    assign inst_ADDIU = (op == 6'b001001);
                                                       // 立即数无符号加法
                                                       // 判断相等跳转
    assign inst BEQ
                   = (op == 6'b000100);
                    = (op == 6'b000101);
                                                       // 判断不等跳转
    assign inst BNE
    assign inst_LW
                   = (op == 6'b100011);
                                                       // 从内存装载
                                                       // 向内存存储
    assign inst_SW
                    = (op == 6'b101011);
                   = (op == 6'b001111);
                                                      // 立即数装载高半字节
    assign inst_LUI
                                                      // 直接跳转
                   = (op == 6'b000010);
    assign inst J
                                         & (funct == 6'b101100);// 逻辑同或运算
    assign inst_XNOR = op_zero & sa_zero
    assign inst NAND = op zero & sa zero
                                         & (funct == 6'b101101);// 逻辑与非运算
   //以上为机器码指令构造的低六位,用于之后的机器码编址
   // 无条件跳转判断
    wire
               j taken;
    wire [31:0] j_target;
    assign j_taken = inst_J;
   // 无条件跳转目标地址: PC={PC[31:28],target<<2}
    assign j target = {pc[31:28], target, 2'b00};
   //分支跳转
    wire
               beq_taken;
    wire
               bne_taken;
    wire [31:0] br_target;
                                            // BEQ 跳转条件: GPR[rs]=GPR[rt]
    assign beq_taken = (rs_value == rt_value);
                                                  // BNE 跳转条件: GPR[rs]≠GPR[rt]
    assign bne taken = ~beq taken;
    assign br_target[31:2] = pc[31:2] + {{14{offset[15]}}}, offset};
    assign br_target[1:0] = pc[1:0]; // 分支跳转目标地址: PC=PC+offset<<2
   //跳转指令的跳转信号和跳转目标地址
                                       // 指令跳转: 无条件跳转 或 满足分支跳转条
    assign jbr_taken = j_taken
件
                     | inst_BEQ & beq_taken
```

#### | inst\_BNE & bne\_taken;

```
assign jbr_target = j_taken ? j_target : br_target;
// 寄存器堆
wire rf_wen;
wire [4:0] rf_waddr;
wire [31:0] rf_wdata;
wire [31:0] rs_value, rt_value;
regfile rf module(
                     ), // l, 1
    .clk
            (clk
    .wen
             (rf_wen
                      ), // l, 1
    .raddr1 (rs
                     ), // 1, 5
    .raddr2 (rt
                     ), //1,5
    .waddr (rf waddr), // I, 5
    .wdata (rf_wdata), // I, 32
    .rdata1 (rs_value ), // O, 32
                       // 0, 32
    .rdata2 (rt_value ),
    //display rf
    .test_addr(rf_addr),
    .test_data(rf_data)
);
// 传递到执行模块的 ALU 源操作数和操作码
wire inst_add, inst_sub, inst_slt,inst_sltu;
wire inst_and, inst_nor, inst_or, inst_xor;
wire inst sll, inst srl, inst sra,inst lui;
wire inst_xnor, inst_nand; // 新增控制信号
assign inst add = inst ADDU | inst ADDIU | inst LW | inst SW; // 做加法运算指令
assign inst_sub = inst_SUBU; // 减法
assign inst_slt = inst_SLT; // 小于置位
                          // 暂未实现
assign inst_sltu= 1'b0;
assign inst_and = inst_AND; // 逻辑与
assign inst nor = inst NOR; // 逻辑或非
                          // 逻辑或
assign inst_or = inst_OR;
assign inst_xor = inst_XOR; // 逻辑异或
assign inst_sll = inst_SLL; // 逻辑左移
assign inst_srl = inst_SRL; // 逻辑右移
assign inst sra = 1'b0;
                         // 暂未实现
assign inst lui = inst LUI; // 立即数装载高位
assign inst_xnor = inst_XNOR; // 逻辑同或
```

```
assign inst_nand = inst_NAND; // 逻辑与非
   // 新增同或、与非两种指令
   wire [31:0] sext_imm;
                       //使用 sa 域作为偏移量的指令
   wire
          inst_shf_sa;
          inst imm sign; //对立即数作符号扩展的指令
   wire
                      = {{16{imm[15]}}, imm};// 立即数符号扩展
   assign sext_imm
   assign inst shf sa
                    = inst_SLL | inst_SRL;
   assign inst_imm_sign = inst_ADDIU | inst_LUI | inst_LW | inst_SW;
   wire [31:0] alu_operand1;
   wire [31:0] alu operand2;
                           // 基于独热编码,新增两条指令应同时扩大 2 位位宽
   wire [13:0] alu control;
   assign alu_operand1 = inst_shf_sa ? {27'd0,sa} : rs_value;
   assign alu_operand2 = inst_imm_sign ? sext_imm : rt_value;
   assign alu_control = {inst_add,
                                   // ALU 操作码,独热编码
                         inst sub,
                         inst_slt,
                         inst_sltu,
                         inst_and,
                         inst_nor,
                         inst or,
                         inst_xor,
                         inst_sll,
                         inst_srl,
                         inst sra,
                         inst_lui,
                         inst_xnor,
                         inst_nand};
// 同步新增同或、与非编码
//-----{译码}end------//
//-----{执行}begin-----//
   wire [31:0] alu_result;
   alu alu_module(
       .alu_control (alu_control), // I, 12, ALU 控制信号
                   (alu operand1), // I, 32, ALU 操作数 1
       .alu src1
                   (alu_operand2), // I, 32, ALU 操作数 2
       .alu_src2
                  (alu_result ) // O, 32, ALU 结果
       .alu_result
   );
//-----{执行}end-----//
```

//-----{访存}begin------//

wire [3:0] dm\_wen;

```
wire [31:0] dm addr;
   wire [31:0] dm_wdata;
   wire [31:0] dm_rdata;
                = {4{inst SW}} & resetn; // 内存写使能,非 resetn 状态下有效
   assign dm_wen
                                     // 内存写地址,为 ALU 结果
   assign dm addr = alu result;
   assign dm_wdata = rt_value;
                                      // 内存写数据,为 rt 寄存器值
   data_ram data_ram_module(
                      ), //I,1, 时钟
       .clk
            (clk
             (dm wen
                         ), // l, 1, 写使能
       .wen
       .addr (dm_addr[6:2]), // I, 32, 读地址
       .wdata (dm wdata ), // I, 32, 写数据
                       ), // O, 32, 读数据
       .rdata (dm rdata
       //display mem
       .test_addr(mem_addr[6:2]),
       .test data(mem data
   );
//-----{访存}end-----//
//-----{写回}begin-----//
   wire inst wdest rt; // 寄存器堆写入地址为 rt 的指令
   wire inst wdest rd; // 寄存器堆写入地址为 rd 的指令
   assign inst wdest rt = inst ADDIU | inst LW | inst LUI;
   assign inst_wdest_rd = inst_ADDU | inst_SUBU | inst_SLT | inst_AND
                  | inst NOR | inst OR | inst XOR | inst SLL
                  | inst_SRL | inst_xnor | inst_nand;
                  // 同步新增同或、与非作为寄存器堆写入地址为 rd 的指令
   // 寄存器堆写使能信号, 非复位状态下有效
   assign rf_wen
                = (inst_wdest_rt | inst_wdest_rd) & resetn;
   assign rf waddr = inst wdest rd?rd:rt; // 寄存器堆写地址 rd 或 rt
   assign rf_wdata = inst_LW?dm_rdata:alu_result;// 写回结果,为 load 结果或 ALU 结果
//-----{写回}end-----//
endmodule
`timescale 1ns / 1ps
inst rom.v
module inst rom(
            [4:0] addr, // 指令地址
   input
                        // 指令
   output reg [31:0] inst
   );
   wire [31:0] inst rom[21:0]; // 指令存储器,字节地址 7'b000 0000~7'b111 1111
 // 同步增加 2 个指令寄存器,用于存储同或、与非的指令操作
   //------ 指令编码 ------|指令地址|--- 汇编指令 ----|- 指令结果 ----//
```

```
assign inst rom[0] = 32'h24010001; // 00H: addiu $1,$0,#1
                                                              | $1 = 0000 0001H
    assign inst_rom[ 1] = 32'h00011100; // 04H: sll
                                                  $2,$1,#4
                                                              | $2 = 0000_0010H
    assign inst_rom[ 2] = 32'h00411821; // 08H: addu $3,$2,$1
                                                               | $3 = 0000_0011H
    assign inst rom[3] = 32'h00022082; // 0CH: srl
                                                  $4,$2,#2
                                                              | $4 = 0000 0004H
    assign inst rom[4] = 32'h00642823; // 10H: subu $5,$3,$4
                                                               | $5 = 0000 000DH
    assign inst_rom[ 5] = 32'hAC250013; // 14H: sw
                                                       $5 ,#19($1) | Mem[0000_0014H] =
0000 000DH
    assign inst_rom[ 6] = 32'h00A23027; // 18H: nor
                                                   $6,$5,$2
                                                               | $6 = FFFF_FFE2H
    assign inst rom[7] = 32'h00C33825; // 1CH: or
                                                   $7,$6,$3
                                                               | $7 = FFFF_FFF3H
    assign inst_rom[ 8] = 32'h00E64026; // 20H: xor
                                                   $8,$7,$6
                                                               | $8 = 0000 0011H
    assign inst rom[ 9] = 32'hAC08001C; // 24H: sw
                                                       $8 ,#28($0) | Mem[0000 001CH] =
0000_0011H
    assign inst_rom[10] = 32'h00C7482A; // 28H: slt
                                                   $9,$6,$7
                                                               | $9 = 0000_0001H
    assign inst rom[11] = 32'h11210002; // 2CH: beq
                                                                | 跳转到指令 34H
                                                    $9,$1,#2
    assign inst_rom[12] = 32'h24010004; // 30H: addiu $1,$0,#4
                                                               | 不执行
    assign inst rom[13] = 32'h8C2A0013; // 34H: lw
                                                    $10,#19($1) | $10 = 0000 000DH
    assign inst rom[14] = 32'h15450003; // 38H: bne
                                                    $10,$5,#3
                                                                 | 不跳转
    assign inst_rom[15] = 32'h00415824; // 3CH: and
                                                    $11,$2,$1
                                                                 | $11 = 0000 0000H
    assign inst_rom[16] = 32'hAC0B001C; // 40H: sw
                                                       $11,#28($0) | Men[0000_001CH] =
0000 0000H
    assign inst rom[17] = 32'hAC040010; // 44H: sw
                                                       $4 ,#16($0) | Mem[0000 0010H] =
0000_0004H
    assign inst rom[18] = 32'h3C0C000C; // 48H: lui
                                                   $12,#12
                                                                | [R12] = 000C_0000H
 //添加同或和与非指令
    assign inst rom[19] = 32'h00E6F82C; // 50H: xnor
                                                   $31,$7,$6
                                                                | $15 = FFFF FFEEH
    assign inst_rom[20] = 32'h00E6F02D; // 54H: nand
                                                                 | $15 = 0000_001DH
                                                    $30,$7,$6
                                                                  | 跳转指令 00H
    assign inst rom[21] = 32'h08000000; // 4CH: j
                                                   00H
    // 机器码的对应如下,结果转换见表:
   //读指令,取4字节
    always @(*)
    begin
        case (addr)
             // 原有指令地址不变
             5'd0 : inst <= inst rom[0];
             5'd1 : inst <= inst_rom[1];
             5'd2 : inst <= inst_rom[2];
             5'd3 : inst <= inst_rom[3];
             5'd4 : inst <= inst_rom[4];
             5'd5 : inst <= inst rom[5];
             5'd6 : inst <= inst rom[6];
             5'd7 : inst <= inst_rom[7];
```

```
5'd8 : inst <= inst_rom[8];
            5'd9 : inst <= inst_rom[9];
            5'd10 : inst <= inst_rom[10];
            5'd11 : inst <= inst_rom[11];
            5'd12 : inst <= inst_rom[12];
            5'd13 : inst <= inst_rom[13];
            5'd14: inst <= inst_rom[14];
            5'd15 : inst <= inst_rom[15];
            5'd16: inst <= inst_rom[16];
            5'd17 : inst <= inst_rom[17];
            5'd18: inst <= inst rom[18];
            // 添加新指令地址
            5'd19: inst <= inst_rom[19]; // 同或指令
            5'd20: inst <= inst_rom[20]; // 与非指令
            5'd21 : inst <= inst_rom[21];
            default: inst <= 32'd0;
        endcase
    end
Endmodule
`timescale 1ns / 1ps
alu.v
module alu(
    input [13:0] alu_control, // ALU 控制信号, 同样扩宽 2 位
                            // ALU 操作数 1,为补码
    input [31:0] alu_src1,
    input [31:0] alu_src2,
                            // ALU 操作数 2, 为补码
                            // ALU 结果
    output [31:0] alu_result
   );
   // ALU 控制信号,独热码
    wire alu add; //加法操作
    wire alu_sub;
                //减法操作
                 //有符号比较,小于置位,复用加法器做减法
    wire alu_slt;
    wire alu_sltu; //无符号比较,小于置位,复用加法器做减法
    wire alu_and; //按位与
    wire alu nor; //按位或非
    wire alu_or;
                 //按位或
                 //按位异或
    wire alu_xor;
                 //逻辑左移
    wire alu_sll;
    wire alu_srl;
                 //逻辑右移
    wire alu_sra;
                 //算术右移
                 //高位加载
   wire alu_lui;
   // 新增同或、与非信号
```

```
wire alu_xnor; //按位同或
wire alu nand; //按位与非
// 独热编码,理论上应该与之前的 alu control 中的顺序一一对应
assign alu add = alu control[13];
assign alu_sub = alu_control[12];
assign alu_slt = alu_control[11];
assign alu_sltu = alu_control[10];
assign alu_and = alu_control[ 9];
assign alu_nor = alu_control[ 8];
assign alu or = alu control[7];
assign alu_xor = alu_control[ 6];
assign alu_sll = alu_control[ 5];
assign alu_srl = alu_control[ 4];
assign alu_sra = alu_control[ 3];
assign alu_lui = alu_control[ 2];
assign alu_xnor = alu_control[ 1];
assign alu_nand = alu_control[0];
wire [31:0] add_sub_result;
wire [31:0] slt result;
wire [31:0] sltu_result;
wire [31:0] and_result;
wire [31:0] nor_result;
wire [31:0] or result;
wire [31:0] xor_result;
wire [31:0] sll_result;
wire [31:0] srl_result;
wire [31:0] sra_result;
wire [31:0] lui result;
// 新增同或、与非结果信号
wire [31:0] xnor result;
wire [31:0] nand_result;
                                         // 与结果为两数按位与
assign and_result = alu_src1 & alu_src2;
assign or_result = alu_src1 | alu_src2;
                                         // 或结果为两数按位或
                                          // 或非结果为或结果按位取反
assign nor result = ~or result;
assign xor_result = alu_src1 ^ alu_src2;
                                        // 异或结果为两数按位异或
assign lui_result = {alu_src2[15:0], 16'd0}; // 立即数装载结果为立即数移位至高半字节
// 同或、与非运算
assign xnor_result = ~(alu_src1 ^ alu_src2); // 同或结果为异或结果按位取反
assign nand_result = ~(alu_src1 & alu_src2); // 与非结果为与结果按位取反
```

```
//add,sub,slt,sltu 均使用该模块
    wire [31:0] adder operand1;
    wire [31:0] adder_operand2;
    wire
               adder cin
    wire [31:0] adder result ;
               adder_cout
    wire
    assign adder operand1 = alu src1;
    assign adder_operand2 = alu_add ? alu_src2 : ~alu_src2;
                       = ~alu add; //减法需要 cin
    assign adder cin
    adder adder module(
    .operand1(adder operand1),
    .operand2(adder_operand2),
    .cin
           (adder_cin
                         ),
    .result (adder result ),
    .cout
            (adder_cout
                        )
    );
   //加减结果
    assign add_sub_result = adder_result;
   //slt 结果
   //adder_src1[31] adder_src2[31] adder_result[31]
                                                     "正-负",显然小于不成立
   //
            0
                          1
                                      X(0 或 1)
   //
            0
                          0
                                        1
                                                    相减为负,说明小于
                                                    相减为正,说明不小于
            0
                                        0
   //
                                                    相减为负,说明小于
    //
            1
                          1
                                        1
   //
            1
                          1
                                        0
                                                    相减为正,说明不小于
                                                     "负-正",显然小于成立
            1
                          0
                                      X(0 或 1)
    //
    assign slt_result[31:1] = 31'd0;
    assign slt result[0]
                        = (alu_src1[31] & ~alu_src2[31]) | (~(alu_src1[31]^alu_src2[31]) &
adder_result[31]);
   //sltu 结果
   //对于 32 位无符号数比较,相当于 33 位有符号数({1'b0,src1}和{1'b0,src2})的比较,
最高位0为符号位
   // 故 , 可 以 用 33 位 加 法 器 来 比 较 大 小 , 需 要 对 {1'b0,src2} 取 反 , 即 需 要
{1'b0,src1}+{1'b1,~src2}+cin
   //但此处用的为 32 位加法器, 只做了运算:
                                                                        src1
~src2
       +cin
    //32 位 加 法 的 结 果 为 {adder_cout,adder_result}, 则 33 位 加 法 结 果 应 该 为
{adder cout+1'b1,adder result}
```

//结果的符号位为 1,说明小于,即 adder\_cout+1'b1 为 2'b01,即 adder\_cout 为 0

源操作数 2 符号位为 0

//对比 slt 结果注释, 知道, 此时判断大小属于第二三种情况, 即源操作数 1 符号位为 0,

```
assign sltu_result = {31'd0, ~adder_cout};
//----{加法器}end
//----{移位器}begin
   // 移位分三步进行,
   // 第一步根据移位量低 2 位即[1:0]位做第一次移位,
   // 第二步在第一次移位基础上根据移位量[3:2]位做第二次移位,
   // 第三步在第二次移位基础上根据移位量[4]位做第三次移位。
   wire [4:0] shf;
   assign shf = alu_src1[4:0];
   wire [1:0] shf 1 0;
   wire [1:0] shf_3_2;
    assign shf_1_0 = shf[1:0];
    assign shf_3_2 = shf[3:2];
    // 逻辑左移
   wire [31:0] sll step1;
   wire [31:0] sll_step2;
                                                                       // 若
    assign sll_step1 = {32{shf_1_0 == 2'b00}} & alu_src2
shf[1:0]="00",不移位
                                                                       // 若
                    | \{32\{shf 1 0 == 2'b01\}\} \& \{alu src2[30:0], 1'd0\} |
shf[1:0]="01",左移 1 位
                    | {32{shf 1 0 == 2'b10}} & {alu src2[29:0], 2'd0}
                                                                       // 若
shf[1:0]="10",左移 2 位
                                                                       // 若
                    | {32{shf_1_0 == 2'b11}} & {alu_src2[28:0], 3'd0};
shf[1:0]="11",左移 3 位
    assign sll_step2 = {32{shf_3_2 == 2'b00}} & sll_step1
                                                                       // 若
shf[3:2]="00",不移位
                    | \{32\{shf_3_2 == 2'b01\}\} \& \{sll_step1[27:0], 4'd0\}
                                                                       // 若
shf[3:2]="01",第一次移位结果左移 4 位
                                                                      // 若
                    | {32{shf_3_2 == 2'b10}} & {sll_step1[23:0], 8'd0}
shf[3:2]="10",第一次移位结果左移 8 位
                    | {32{shf_3_2 == 2'b11}} & {sll_step1[19:0], 12'd0};
                                                                      // 若
shf[3:2]="11",第一次移位结果左移 12 位
    assign sll_result = shf[4] ? {sll_step2[15:0], 16'd0} : sll_step2; // 若 shf[4]="1",第二次
移位结果左移 16 位
   // 逻辑右移
    wire [31:0] srl_step1;
   wire [31:0] srl_step2;
    assign srl_step1 = {32{shf_1_0 == 2'b00}} & alu_src2
                                                                       // 若
shf[1:0]="00",不移位
                    shf[1:0]="01",右移 1 位,高位补 0
```

```
// 若
                      {32{shf_1_0 == 2'b10}} & {2'd0, alu_src2[31:2]}
shf[1:0]="10",右移 2 位,高位补 0
                                                                            // 若
                      | {32{shf_1_0 == 2'b11}} & {3'd0, alu_src2[31:3]};
shf[1:0]="11",右移 3 位,高位补 0
    assign srl step2 = \{32\{shf 3 2 == 2'b00\}\}\ & srl step1
                                                                             // 若
shf[3:2]="00",不移位
                      \{32\{shf 3 2 == 2'b01\}\}\ & \{4'd0, srl step1[31:4]\}\
                                                                            // 若
shf[3:2]="01",第一次移位结果右移 4 位,高位补 0
                      | {32{shf_3_2 == 2'b10}} & {8'd0, srl_step1[31:8]}
                                                                            // 若
shf[3:2]="10",第一次移位结果右移 8 位,高位补 0
                      | {32{shf_3_2 == 2'b11}} & {12'd0, srl_step1[31:12]}; // 若
shf[3:2]="11",第一次移位结果右移 12 位,高位补 0
    assign srl_result = shf[4] ? {16'd0, srl_step2[31:16]} : srl_step2; // 若 shf[4]="1",第二次
移位结果右移 16 位,高位补 0
    // 算术右移
    wire [31:0] sra step1;
    wire [31:0] sra_step2;
                                                         2'b00}}
    assign
              sra_step1
                                  {32{shf_1_0
                                                                    &
                                                                           alu_src2
                            =
// 若 shf[1:0]="00",不移位
                      {32{shf 1 0}} = {2'b01} & {alu src2[31], alu src2[31:1]}
// 若 shf[1:0]="01",右移 1 位,高位补符号位
                      | {32{shf_1_0 == 2'b10}} & {{2{alu_src2[31]}}, alu_src2[31:2]}
                                                                                //
若 shf[1:0]="10",右移 2 位,高位补符号位
                                                                                //
                      | \{32\{shf 1 0 == 2'b11\}\} \& \{\{3\{alu src2[31]\}\}, alu src2[31:3]\}\};
若 shf[1:0]="11",右移 3 位,高位补符号位
                                                        2'b00}}
    assign
              sra_step2
                           = {32{shf_3_2
                                                 ==
                                                                          sra_step1
// 若 shf[3:2]="00",不移位
                      | {32{shf_3_2 == 2'b01}} & {{4{sra_step1[31]}}, sra_step1[31:4]}
                                                                                //
若 shf[3:2]="01",第一次移位结果右移 4 位,高位补符号位
                     | {32{shf_3_2 == 2'b10}} & {{8{sra_step1[31]}}, sra_step1[31:8]}
                                                                                //
若 shf[3:2]="10",第一次移位结果右移 8 位,高位补符号位
                      | {32{shf_3_2 == 2'b11}} & {{12{sra_step1[31]}}, sra_step1[31:12]}; //
若 shf[3:2]="11",第一次移位结果右移 12 位,高位补符号位
    assign sra_result = shf[4] ? {{16{sra_step2[31]}}, sra_step2[31:16]} : sra_step2;
                                                                             // 若
shf[4]="1",第二次移位结果右移 16 位,高位补符号位
//----{移位器}end
    // 选择相应结果输出
    assign alu_result = (alu_add|alu_sub) ? add_sub_result[31:0] :
                         alu slt
                                          ? slt result:
                         alu sltu
                                          ? sltu result:
                         alu and
                                           ? and result:
                         alu_nor
                                           ? nor_result:
```

alu\_or ? or\_result :
alu\_xor ? xor\_result :
alu\_sll ? sll\_result :
alu\_srl ? srl\_result :
alu\_sra ? sra\_result :
alu\_lui ? lui\_result :

## // 逻辑判断,无对应关系,因此直接加到后面

alu\_xnor ? xnor\_result : alu\_nand ? nand\_result :

32'd0;

#### endmodule

五、实验结果分析

(一) 存储器

| _ | \ \ \ \ \ \ \ \ \ \ \ \ \ \ \ \ \ \ \ |                                                                                      |
|---|---------------------------------------|--------------------------------------------------------------------------------------|
|   | ROM                                   | RAM                                                                                  |
| 1 | ADDR :00000008 INST :AC030008         | ADDR: 0000000C WDATA: 000451D6<br>RDATA: 000451D6<br>T_ADD: 0000000C T_DAT: 000451D6 |
| 2 | ADDR: 00000000 INST: AC010000         | ADDR: 00000008 WDATA: 00000005 RDATA: 00000005 T ADD: 00000008 T DAT: 00000005       |
| 3 | ADDR : 00000004 INST : AC020004       | ADDR: 00000004 WDATA: 00000004 RDATA: 00000004 T ADD: 00000004 T DAT: 00000004       |
| 4 | ADDR : 0000000C   INST : AC04000C     | ADDR: 0000000C WDATA: 00011111<br>RDATA: 00011111<br>T ADD: 00000004 T_DAT: 00000004 |
| 5 |                                       | ADDR:000000C WDATA:00011111 RDATA:00011111 T ADD:000000C T DAT:00011111              |
| 6 |                                       | ADDR: 00000008 WDATA: 00000004 RDATA: 00000004 T_ADD: 00000008 T_DAT: 00000004       |

以上分别给出了测试只读存储器 ROM 和随机存取存储器 RAM 的样例。

## (二) 单周期 CPU

| START      | REG00:0 | 00H: addiu  | REG01:0 | LOONGSON                                                    |
|------------|---------|-------------|---------|-------------------------------------------------------------|
|            | 0000000 | \$1,\$0,#1  | 0000001 | PC:00000000 INST:24010001                                   |
| 04H: s11   | REG02:0 | 08H: addu   | REG03:0 | MADDR:00000000 MDATA:00000000 REG00:00000000 REG01:00000001 |
| \$2,\$1,#4 | 0000010 | \$3,\$2,\$1 | 0000011 | REG02:00000010 REG03:00000011                               |
| OCH: srl   | REG04:0 | 10H: subu   | REG05:0 | REG04:00000004 REG05:00000000 REG06:FFFFFFE2 REG07:FFFFFFF3 |
| \$4,\$2,#2 | 0000004 | \$5,\$3,\$4 | 000000D | REG08:00000011 REG09:00000001                               |
| 18H: nor   | REG06:F | 1CH: or     | REGO7:F | REGOA: 0000000D REGOB: 00000000                             |

|                | 1       |                | 1        |
|----------------|---------|----------------|----------|
| \$6,\$5,\$2    | FFFFFE2 | \$7,\$6,\$3    | FFFFFF3  |
| 20H: xor       | REG08:0 | 28H: slt       | REG09:0  |
| \$8,\$7,\$6    | 0000011 | \$9,\$6,\$7    | 0000001  |
| 34H: 1w        | REGOA:0 | 3CH: and       | REGOB: 0 |
| \$10, #19 (\$  |         | \$11, \$2, \$1 |          |
| 1)             | 000000D |                | 0000000  |
| 48H: lui       | REGOC:0 |                | REGOD:0  |
| \$12, #12      | 00C0000 |                | 0000000  |
|                | REGOE:0 |                | REGOF:0  |
|                | 0000000 |                | 0000000  |
|                | REG10:0 |                | REG09:0  |
|                | 0000000 |                | 0000000  |
|                | REG12:0 |                | REG13:0  |
|                | 0000000 |                | 0000000  |
|                | REG14:0 |                | REG15:0  |
|                | 0000000 |                | 0000000  |
|                | REG16:0 |                | REG17:0  |
|                | 0000000 |                | 0000000  |
|                | REG18:0 |                | REG19:0  |
|                | 0000000 |                | 0000000  |
|                | REG1A:0 |                | REG1B:0  |
|                | 0000000 |                | 0000000  |
|                | REG1C:0 |                | REG1D:0  |
|                | 0000000 |                | 0000000  |
| 54H: nand      | REG1E:0 | 50H: xnor      | REG1F:F  |
| \$30, \$7, \$6 | 000001D | \$31, \$7, \$6 | FFFFFEE  |
|                | 1       | 1 1 1          | 1        |

## 六、总结感想

本次实验亲手搭建实现了 ROM、RAM 存储器,并在此基础上实现单周期 CPU,再进行改进。本次实验是对本学期前面实现的各项内容的一次综合应用,是对计算机组成原理课程的理解的一次综合检验。作为本课程的最后一个实验,本次实验全面地考察了我对学科知识的学习成果。